harmony.co.kr [Engineering] 디지털논리회로 - 고속 동작 곱셈기 설계 > harmony3 | harmony.co.kr report

[Engineering] 디지털논리회로 - 고속 동작 곱셈기 설계 > harmony3

본문 바로가기

harmony3


[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다. ]


[Engineering] 디지털논리회로 - 고속 동작 곱셈기 설계

페이지 정보

작성일 23-01-19 20:27

본문




Download : [공학] 디지털논리회로 - 고속 동작 곱셈기 설계.doc





-곱셈기를 구현하기 위해 곱셈 과정에 대한 수학적 理論 정리(整理)
-곱셈 과정에서의 shift and add 동작에 대한 이해

4. 합성 및 分析

(1) 分析

-Booth 알고리듬에 대한 이해
이 알고리즘은 2의 보수 숫자에 대해 직접 작용한다. 또한 VHDL을 이용한 곱셈기 설계를 통해 VHDL을 이용한 sequential circuit의 de스크립트ion 방법을 익히고 동작 확인 과정을 통해 simulation tool의 사용법을 익힌다.

[Engineering] 디지털논리회로 - 고속 동작 곱셈기 설계


[공학]%20디지털논리회로%20-%20고속%20동작%20곱셈기%20설계_doc_01.gif [공학]%20디지털논리회로%20-%20고속%20동작%20곱셈기%20설계_doc_02.gif [공학]%20디지털논리회로%20-%20고속%20동작%20곱셈기%20설계_doc_03.gif [공학]%20디지털논리회로%20-%20고속%20동작%20곱셈기%20설계_doc_04.gif [공학]%20디지털논리회로%20-%20고속%20동작%20곱셈기%20설계_doc_05.gif [공학]%20디지털논리회로%20-%20고속%20동작%20곱셈기%20설계_doc_06.gif
설명







[공학],디지털논리회로,-,고속,동작,곱셈기,설계,공학기술,레포트

Download : [공학] 디지털논리회로 - 고속 동작 곱셈기 설계.doc( 68 )





레포트/공학기술

1. title: 고속 동작 곱셈기 설계

2. 목적

고속 동작 곱셈기의 설계를 통해 곱셈 과정에 있어서 shift and add를 이해하고 곱셈기 구현을 위한 여러 가지 기법들을 익히며 sequential circuit의 설계 흐름을 숙지한다. 이때 16-bit word의 입력과 출력을 가지도록 한다.

3. goal(목표) 및 기준 설정

(1) goal(목표) 및 기준설정

shift and add 횟수 감소를 통해 고속 연산을 가능하게 하는 Booth’s multiplier를 설계한다. 즉, 양수와 음수 사이의 변환이 필요 없다. 이 알고리즘은 앞의 알고리즘과 마찬가지로 승수의 각 비트를 조사하고, 알고리즘이 조사하는 각 비트에 대해 결과를 오른쪽…(drop)

5. 시험 및 평가

(1) 시험


[공학] 디지털논리회로 - 고속 동작 곱셈기 설계 , [공학] 디지털논리회로 - 고속 동작 곱셈기 설계공학기술레포트 , [공학] 디지털논리회로 - 고속 동작 곱셈기 설계

[Engineering] 디지털논리회로 - 고속 동작 곱셈기 설계
순서


다.
Total 7,631건 1 페이지

검색

REPORT 73(sv75)



해당자료의 저작권은 각 업로더에게 있습니다.

harmony.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다 ]]

[저작권이나 명예훼손 또는 권리를 침해했다면 이메일 admin@hong.kr 로 연락주시면 확인후 바로 처리해 드리겠습니다.]
If you have violated copyright, defamation, of rights, please contact us by email at [ admin@hong.kr ] and we will take care of it immediately after confirmation.
Copyright © harmony.co.kr All rights reserved.